Modul 1 - Gerbang Logika
1. Merangkai dan menguji operasi dari gerbang logika.
2. Merangkai dan menguji gerbang logika dan Aljabar Boelean.
3. Merangkai dan menguji rangkaian Encoder dan Decoder.
4. Merangkai dan menguji rangkaian Multiplexer dan Demultiplexer
- Panel DL 2203C
- Panel DL 2203S
- Jumper
- Laptop
- Software Proteus ver minimal 8.17
GERBANG LOGIKA DASAR
a. Gerbang AND
Gambar 1.1 (a) Rangkaian dasar gerbang AND (b) Simbol gerbang AND
Tabel 1.1 Tabel Kebenaran Logika AND
Bisa dilihat diatas bahwa keluaran akan bernilai 1 jika semua nilai input adalah 1, dan jika salah satu atau lebih input ada yang bernilai nol maka output akan bernilai nol.
b. Gerbang OR
Gambar 1.2 (a) Rangkaian dasar gerbang OR (b) Simbol gerbang OR
Tabel 1.2 Tabel Kebenaran Logika OR
Bila dilihat dari rangkaian dasarnya maka didapat tabel kebenaran seperti di atas. Pada gerbang logika OR ini bisa dikatakan bahwa jika salah satu atau lebih input bernilai 1 maka output akan bernilai 1 . Nilai output bernilai 0 hanya pada jika nilai semua input bernilai 0.
c. Inverter (Gerbang NOT)
Gambar 1.3 (a) Rangkaian dasar gerbang NOT (b) Simbol gerbang NOT Tabel
1.3 Tabel Kebenaran Logika NOT
Gerbang NOT merupakan gerbang di mana keluarannya akan selalu berlawanan dengan masukannya. Bila pada masukan diberikan tegangan ,maka transistor akan jenuh dan keluaran akan bertegangan nol. Sedangkan bila pada masukannya diberi tegangan tertentu, maka transistor akan cut off, sehingga keluaran akan bertegangan tidak nol.
d. Gerbang NOR
Gambar 1.4 (a) Rangkaian dasar gerbang NOR (b) Simbol gerbang NOR
Tabel 1.4 Tabel Kebenaran Logika NOR
Gerbang NOR adalah gerbang OR yang disambung ke inverter. Jadi nilai keluarannya merupakan kebalikan dari gerbang OR.
e. Gerbang NAND
Gambar 1.5 (a) Rangkaian dasar gerbang NAND (b) Simbol gerbang NAND Tabel 1.5 Tabel Kebenaran Logika NAND
Gerbang NAND adalah gerbang AND yang keluarannya disambungkan ke inverter. Dan nilai dari tabel kebenarannya merupakan kebalikan dari tabel kebenaran dari gerbang AND.
f. Gerbang Exclusive OR (XOR)
Gambar 1.6 (a) Rangkaian dasar gerbang X-OR (b) Simbol gerbang X-OR
MichaelJay